Diploma Thesis DIP-3023

BibliographyNeuendorf, Dennis: Wrapper-Optimierung im 3D-Entwurf.
University of Stuttgart, Faculty of Computer Science, Electrical Engineering, and Information Technology, Diploma Thesis No. 3023 (2010).
74 pages, german.
CR-SchemaB.6.2 (Logic Design, Reliability and Testing)
B.7.3 (Integrated Circuits, Reliability and Testing)
G.2.2 (Discrete Mathematics Graph Theory)
Abstract

Beim Entwurf von Systems-on-a-Chip (SoCs) ist der Standard IEEE 1500 sehr bedeutend, da er die Grundlage fźr den Testzugriff auf interne Strukturen des Chips darstellt. Neuere integrierte Schaltkreise (ICs) werden auch horizontal in mehreren Schichten entworfen, wobei Through-Silicon-Vias die verschiedenen Dies verbinden. Da auch die verwendeten Cores 3-dimensional aufgebaut sein kšnnen, stellen sich an den Entwurf von Core-Teststrukturen neue Herausforderungen.

Vor dem Einfźgen in einen IC wird ein Core mit Hilfe eines Wrappers konform zu IEEE 1500 Test Standard angepasst. In dieser Arbeit wird eine Mšglichkeit aufgezeigt, wie die Teststrukturen eines solchen gewrappten 3D-Cores im Entwurfsprozess nach den Kriterien Balancierung der Wrapper-Ketten und Minimierung von VerdrahtungslŠnge und Anzahl der TSVs optimiert werden kšnnen. Dazu werden die einzelnen Arbeitsschritte auf Graphenprobleme reduziert und durch effiziente Heuristiken gelšst, um auch bei grš§eren Schaltungen angewandt werden zu kšnnen.

Full text and
other links
PDF (983935 Bytes)
Access to students' publications restricted to the faculty due to current privacy regulations
Department(s)University of Stuttgart, Institute of Technical Computer Science, Computer Architecture
Superviser(s)Elm, Melanie
Entry dateFebruary 7, 2011
   Publ. Computer Science