Student Report Software Engineering FACH-0135

BibliographyWagner, Dimitrij; Krysmanski, Sebastian; Find, Tobias: High Level Synthesis for FPGA Development.
University of Stuttgart, Faculty of Computer Science, Electrical Engineering, and Information Technology, Student Report Software Engineering No. 135 (2011).
60 pages, german.
CR-SchemaD.2.6 (Software Engineering Programming Environments)
D.3.4 (Programming Languages Processors)
B.1.4 (Microprogram Design Aids)
Abstract

Dieser Bericht enthält die Ergebnisse der von uns im Jahr 2010 durchgeführten Fach- studie. Ziel dieser Fachstudie war ein Vergleich verschiedener C-zu-VHDL Compilern. Die Idee hinter solchen Compilern ist es, aus C-ähnlichem Code eine Hardwarebe- schreibung (in VHDL oder Verilog) zu generieren. Diese kann dann von Tools in ein FPGA-Layout umgewandelt werden. In dieser Fachstudie sollte daher untersucht werden, in wie weit diese Intention von den verglichenen Software-Tools umgesetzt wird und wie leistungsfähig/optimal der ge- nerierte VHDL-Code jeweils ist. DesWeiteren wurde untersucht, wie stark sich die Ent- wicklung von C-zu-VHDL-Programm von der Entwicklung „normaler“ C-Programme unterscheidet.

Full text and
other links
PDF (16818326 Bytes)
Access to students' publications restricted to the faculty due to current privacy regulations
Department(s)University of Stuttgart, Institute of Parallel and Distributed Systems, Parallel Systems
Superviser(s)Li, Wenbin
Entry dateMarch 25, 2011
   Publ. Computer Science