|
|
- Alam, Nazmul: Language Independent Modelling of Parallelism, Masterarbeit Nr. 3554, 2014.
- Brösamle, Oliver: Manipulation der Typisierung serialisierter SKilL-Graphen, Masterarbeit Nr. 17, 2018.
- Byanjankar, Prabin: Analysis of Effects of MISRA-Compliance on the Efficiency of Code Generated for ASCET Models, Masterarbeit Nr. 1, 2009.
- Das, Rupak: Development of Differ and Merge Features for Models in the AMALTHEA Tool Platform, Masterarbeit Nr. 95, 2016.
- Das, Sanjib: Analysis and Simulation of Scheduling Techniques for Real-Time Embedded Multi-core Architectures, Masterarbeit Nr. 3578, 2014.
- Hafiz; Khan, Golam: Simulation of Multi-core Scheduling in Real-Time Embedded Systems, Masterarbeit Nr. 3556, 2014.
- Hanna, Simon: Design und Implementierung eines Linkers für SKilL/Bauhaus, Masterarbeit Nr. 39, 2018.
- Harrer, Matthias: Prototypenentwicklung mit Bauhaus und SKilL, Masterarbeit Nr. 19, 2016.
- Jäger, Roland: Typesafe parallel serialization in SKilL/Rust, Masterarbeit Nr. 42, 2018.
- Kayarat, Rekha: Advanced Multi-core Simulation of Real-Time Embedded Systems, Masterarbeit Nr. 2015.
- Munk, Peter: Visualization of Scheduling in Real-Time Embedded Systems, Masterarbeit Nr. 3372, 2013.
- Pfister, Daniel: Skilled LLVM, Masterarbeit Nr. 67, 2018.
- Przytarski, Dennis: SKilLed Bauhaus, Masterarbeit Nr. 35, 2016.
- Quack, Daniel: Data Race Analyse in SKilL/Bauhaus, Masterarbeit Nr. 69, 2018.
- Roth, Jonathan: Reduktion des Speicherverbrauchs generierter SKilL-Zustände, Masterarbeit Nr. 19, 2015.
- Schnaible, Sven: Modelle und Programmierparadigmen für Geschäftslogik, Masterarbeit Nr. 79, 2016.
- Sheshadri, Vinay: MatLab/Simulink model generation from a database, Masterarbeit Nr. 120, 2017.
- Weißer, Constantin Michael: Serialization of Foreign Types with SKilL, Masterarbeit Nr. 2016.
- Zhang, Zao: Increasing the Simulation Speed of a Virtual Prototype of an SDR Baseband Platform by Parallelization, Masterarbeit Nr. 16, 2005.
|
|